バイト探しはあるバイ
| 【FPGA設計エンジニア】★医療、防衛、カメラ等 その他の専門サービス業 |
|---|---|
| 347,000円〜450,000円 ※フルタイム求人の場合は月額(換算額)、パート求人の場合は時間額を表示しています。 |
| 正社員 |
| 就業時間1 9時00分〜18時00分 時間外労働時間あり 月平均時間外労働時間 20時間 36協定における特別条項 なし 休憩時間60分 |
| ■仕様書をもとにRTL (Verirog-HDLまたはVHDL)の設計・検証 ■FPGA(Xilinx、Altera)へ実装及び評価 開発例:医療製品、防衛系、画像処理、マイコン周り制御設計 最先端技術に携わりながらスキルアップしませんか? 将来性が高く人々の生活を豊かに安心を与えるお仕事です。 【ポイント】 ◎経験の浅い方は、改修などの補助業務からスタート ◎スキル・希望に合わせてお任せします 「変更範囲:変更なし」 |
| 路線名・駅名京急空港線 天空橋駅徒歩 0分 転勤の可能性転勤の可能性の有無 あり 転勤範囲 神奈川県 |
| 雇用期間の定めなし |
| 通勤手当実費支給(上限あり) 月額 40,000円 加入保険等雇用保険,労災保険,健康保険,厚生年金 定年制あり 定年年齢 一律 60歳 再雇用制度あり 上限年齢 上限 65歳まで 利用可能託児施設なし マイカー通勤マイカー通勤 不可 賞与賞与制度の有無 あり 賞与(前年度実績)の有無 あり 賞与(前年度実績)の回数 年2回 賞与金額 600,000円〜1,200,000円(前年度実績) |
| 休日 土曜日,日曜日,祝日,その他 週休二日制 毎週 その他 ・年末年始休暇 6ヶ月経過後の年次有給休暇日数 10日 その他年間休日数121日 |
| 必要な経験等必要な経験・知識・技能等 必須 いずれかのご経験(■FPGAの検証または設計、■電気回路設計 、VerilogHDLに触れた事がある方、■VHDCに触れた 事がある方) 必要な免許・資格免許・資格不問 |
| あり 期間 6か月 試用期間中の労働条件 同条件 |
| 随時 |
|---|---|
| 面接(予定2回),書類選考 |
| 面接選考結果通知選考結果通知のタイミング 書類選考後,面接選考後 書類選考結果通知 書類到着後10日以内 面接選考結果通知 面接後10日以内 |
| 応募書類等 ハローワーク紹介状,履歴書(写真貼付),職務経歴書 応募書類の送付方法 郵送,Eメール,求職者マイページ 郵送の送付場所 〒144-0041 東京都大田区羽田空港1-1-4 羽田イノベーションシティZoneK 2F |
| 〒144-0041 東京都大田区羽田空港1-1-4 羽田イノベーションシティZoneK 2F 最寄り駅京急空港線 天空橋駅 |
| 2025年11月5日~2026年1月31日 |
|---|---|
| 年齢年齢制限 制限あり 年齢制限範囲 〜59歳 年齢制限該当事由 定年を上限 年齢制限の理由 定年年齢60歳のため 学歴不問 |
| 大森公共職業安定所 |
| ■想定年収480万円~700万円 ■質問等なければ事前連絡不要です。 ■履歴書(写真貼)・職務経歴書(職歴がある場合)・紹介状 の3点をお送りくださいませ。 郵送 :弊社(羽田住所)宛 メール:(recruit@seedea.jp) 追って、選考結果及び面接日時のご連絡を致します。 ■採否に関わらず、 応募書類の返却はしておりませんのでご了承下さい。 ■60歳以上の応募も歓迎。60歳以上の場合には嘱託社員の採用 (社内規定による) ■オンライン自主応募の際は、紹介状不要です。また応募書類は責 任廃棄いたします。 ■履歴書にメールアドレスをご記載下さい。 |
企業名 | 株式会社 シーディア 東京デザインセンター |
|---|---|
住所 | 〒144-0041 |
代表者 | 高松英樹 |
企業の特徴 | 製造業各社のクライアントリレーションズパートナーを目指して、 より高付加価値な設計開発支援を提案しています。 |
事業内容 | LSIデザイン、組込みソフトウェアデザイン、システムインテグ レーション、インフラプロデクトデザインを主力としたエンジニア リングサービス及びソリューション事業 |
従業員数 | 企業全体 232人 就業場所 78人 うち女性 4人 うちパート 0人 |
会社URL | https://seedea.asia/ |